Passer à la navigation principale Passer à la recherche Passer au contenu principal

NOC synthesis vs ITRS predictions: The challenges of linear programming based synthesis

Résultats de recherche: Le chapitre dans un livre, un rapport, une anthologie ou une collectionContribution à une conférenceRevue par des pairs

Résumé

Network on chip are fundamental in the performance of complex system on chip. Numerous solutions have been proposed both for regular and irregular topologies. Irregular or custom topologies present numerous benefits with regard to area/performance optimizations and can be automatically generated through NOC synthesis flows. NOC synthesis generates NOC topologies from application requirements coregraphs. NOC synthesis techniques use either exact or heuristic techniques. So far NOC synthesis techniques have not been benchmarked against ITRS roadmaps. We propose in this paper to benchmark linear programming based NOC synthesis techniques using NOCBENCH v.1.0 benchmarks. The results show that new models and techniques are needed to overcome complexity of future manycore.

langue originaleAnglais
titre2013 8th IEEE Design and Test Symposium, IDT 2013
Les DOIs
étatPublié - 1 déc. 2013
Evénement2013 8th IEEE Design and Test Symposium, IDT 2013 - Marrakesh, Maroc
Durée: 16 déc. 201318 déc. 2013

Série de publications

Nom2013 8th IEEE Design and Test Symposium, IDT 2013

Une conférence

Une conférence2013 8th IEEE Design and Test Symposium, IDT 2013
Pays/TerritoireMaroc
La villeMarrakesh
période16/12/1318/12/13

Empreinte digitale

Examiner les sujets de recherche de « NOC synthesis vs ITRS predictions: The challenges of linear programming based synthesis ». Ensemble, ils forment une empreinte digitale unique.

Contient cette citation